Электротехника и электроника


         

12.2. Синтез и исследование логических схем - часть 2


11

N

0

1

3

4

6

6

11

12

14

15

F

1

1

0

1

0

0

0

1

1

0

12

N

0

1

2

4

5

7

8

10

14

15

F

1

1

0

0

1

0

1

1

0

0

13

N

1

2

3

4

6

8

9

11

12

13

F

0

0

1

0

0

0

1

1

1

1

14

N

0

2

3

5

7

8

9

12

13

15

F

0

0

0

0

1

1

0

1

1

1

15

N

1

0

4

6

7

8

9

12

13

14

F

0

0

0

1

0

1

1

1

0

1

16

N

0

2

5

6

7

8

9

10

12

13

F

0

1

0

0

0

1

1

1

0

1

17

N

0

2

3

5

6

7

8

9

10

13

F

о

1

о

0

1

1

1

0

1

0

18

N

1

2

3

4

6

7

8

9

12

14

F

0

0

1

0

1

1

0

0

1

1

19

N

0

2

3

5

6

7

8

12

13

15

F

0

1

1

0

0

1

0

0

1

1

20

N

1

2

3

4

6

7

9

11

12

13

F

0

1

1

0

1

0

1

1

0

0

21

N

0

1

2

5

7

8

10

11

14

15

F

1

0

0

0

0

1

1

0

1

1

22

N

0

1

3

4

6

10

11

12

14

15

F

0

0

0

1

0

0

1

1

1

1

23

N

0

2

4

5

7

10

11

13

14

15

F

0

0

0

1

0

1

1

1

0

1

24

N

1

3

4

5

6

9

10

11

14

15

F

1

0

0

0

0

1

1

1

1

0

25

N

0

1

2

4

5

7

8

10

11

15

F

1

0

0

1

1

0

1

1

0

0

26

N

0

1

3

4

5

6

10

11

12

14

F

0

1

0

1

1

0

0

0

1

1

27

N

0

1

2

4

5

7

10

13

14

15

F

1

1

0

0

1

0

0

1

0

1

28

N

0

1

3

4

5

6

9

11

14

15

F

1

1

0

1

0

0

1

1

0

0

29

N

0

2

3

5

6

7

8

9

10

13

F

0

1

0

0

1

1

1

0

1

0

30

N

1

2

3

4

6

7

8

9

12

14

F

0

0

1

0

1

1

0

0

1

1

31

N

0

2

3

5

6

7

8

12

13

15

F

0

1

1

0

0

1

0

0

1

1

32

N

1

2

3

4

6

7

9

11

12

13

F

0

1

1

0

1

0

1

1

0

0

Задача 2.

Разработайте схему пороговой логики, которая вырабатывает сигнал 1, если, по крайней мере, на К входах из N (K<N) появляется сигнал 1 (частным случаем пороговой логики является мажоритарная логическая схема). Решите задачу для случаев:

1

2

3

4

N

4

4

4

4

К

1

2

3

4

В какую схему превращается пороговое устройство, если К=1? K=N? Выполните схему, используя генератор слов, логический пробник, базовые логические элементы 2И-НЕ, 2ИЛИ-НЕ, микросхемы серии 74, содержащие указанные элементы. Задача 3.

У вас имеется логическая схема И с числом входов К. Вы должны убедиться в ее исправности. Простой, но не самый быстрый способ - подать на входы поочередно 2к несовпадающих слов длиной К бит от генератора слов и убедиться, что сигнал на выходе соответствует таблице истинности схемы И. Предложите более компактный тестовый набор, который достоверно выявляет неисправность любого входа или выхода. Подсказка: длина минимальной тестовой последовательности - К+1 входных наборов. Задача 4.

Годится ли тестовая последовательность предыдущей задачи для проверки схемы И-НЕ, с числом входов К = 2, 3, 4, 8? Задача 5.

Запрограммируйте генератор слов на такую последовательность выходных слов, которая была бы пригодна для испытания схем И, И-НЕ, с К=2, 3, 4, 8 входами. Задача 6.

Разработайте последовательность тестовых слов для контроля схем ИЛИ с К входами. (К=2, 3, 4, 8). Число слов должно быть минимальным для достоверного обнаружения любого неисправного входа. В чем отличие тестовой последовательности от решения задачи З? Задача 7.

Годится ли тестовая последовательность предыдущей задачи для проверки схемы ИЛИ-НЕ с числом входов К = 2, 3, 4, 8? Задача 8.

Найдите аналитическое выражение функции, которая реализуется схемой, приведенной на рисунке. Соберите схему, подключите входы D, С, В, А к источнику логических сигналов, а выход — к логическому пробнику. Включите схему и проверьте правильность аналитического выражения.





Содержание  Назад  Вперед